22纳米FPGA剑指高端 功耗成本表现脱俗

   2023-03-08 华强电子网4680

  硬核IP的秘密

  Speedster22i器件使用英特尔已经量产的22纳米工艺打造。英特尔22纳米Tri-Gate晶体管比传统的平面晶体管性能更高,功耗更低。Speedster22i与标准FPGA架构相比,大部分接口都用硬核IP实现,比传统FPGA少了30多万个LUTs,这就是能耗和成本减少一半的重要原因。Robert表示,和竞争对手28m高端产品能耗对比图,静态能耗和接口方面借助强大的硬核远超对手,就算对手迈入20nm让软核能耗再降低30%甚至50%,总体能耗也高出Speedster22i一大截。

  

  针对性强的市场定位

  “Speedster22i FPGA主要针对高性能有线通信、测试和高性能计算(HPC)等各种高带宽和低延迟的应用,”Robert Blake说,“Speedster22i FPGA中的嵌入式硬核IP不仅简化了高带宽应用的设计,充分考虑到了客户在设计方面的需要,而且显著降低了解决方案的功耗和成本。目前已经有100多个不同项目在试用我们的这款解决方案,覆盖通信、军工和高性能计算等领域,HD1000今年的销售潜力在1亿美元左右。”

  PLD(可编程逻辑)是目前业内一个非常大和有潜力的市场, 2012年全球PLD市场分额达46亿美元,其中63%约30亿美元属于高端市场。而Achronix Speedster 22i目前所针对的领域中,通信、军工、航空以及高性能等高端市场占67%。这一市场今年有望持续增长,因为产品升级换代周期的缩短以及小批量军用和工业电子市场的崛起,导致PLD器件的市场价值备受关注。

  

  可以预见,Achronix这种市场针对性较强的产品定位也将让其得到更好的市场认可。

 

 

 
举报收藏 0打赏 0评论 0
 
更多>同类资讯
推荐图文
推荐资讯
点击排行
网站首页  |  关于我们  |  联系方式  |  使用协议  |  版权隐私  |  隐私政策  |  网站地图  |  排名推广  |  广告服务  |  积分换礼  |  RSS订阅